

دانشكده مهندسي كامپيوتر

آزمایشگاه طراحی سیستمهای دیجیتال

آزمایش پنجم - طراحی ضرب کننده

دكتر اجلالي، مهندس اثني عشري

امیرمهدی کوششی — ۹۸۱۷۱۰۵۳ ایمان محمدی — ۹۹۱۰۲۲۰۷ شایان صالحی — ۹۹۱۰۵۵۶۱

۶ شهریور ۱۴۰۲

| ٣ |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |        |      |       |      | به    | مقده | ١ |
|---|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--|--------|------|-------|------|-------|------|---|
| ٣ |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |        |      | Ü     | مايش | ءَ آز | شرح  | ۲ |
| ٣ |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  | ث      |      |       |      |       | 1.7  |   |
| ۴ |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |        |      | مها   | مدل  | تار   | ساخ  | ٣ |
| ۴ |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  | كننده  | ب    | ضر    | مدل  |       | ١.٣  |   |
| ۴ |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  | داده . | ىير  | مى    | مدل  |       | ۲.۳  |   |
| ۵ |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  | كنترل  | شد ً | وا۔   | مدل  |       | ٣.٣  |   |
| ۶ |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  | مدل    | .ى   | كاراب | زی ک | ،سا   | شبيه | ۴ |
| ۶ |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  |        |      |       |      |       |      |   |
| ٧ |  |  |  |  |  |  |  |  |  |  |  |  |  |  |  | سازي   |      |       |      |       |      |   |

#### ۱ مقدمه

هدف این آزمایش این است که یک ضرب کننده با استفاده از الگوریتم بوث طراحی شود. ما در اینجا یک مدل کلی برای ضرب کننده خواهیم داشت که از دو ماجول کنترل واحد و انتقال داده تشکیل شده است. در قسمت کنترل واحد تمام حالتها و استیتهای ضرب کننده نگه داشته می شود و در ماجول انتقال داده تمامی محاسباتها انجام می شود.

# ۲ شرح آزمایش

در این آزمایش ورودیها به صورت  $\Upsilon$  بیتی دریافت می شود که اعداد علامتدار هستند، در خروجی نیز یک عدد  $\Lambda$  بیتی به عنوان نتیجه داده می شود. نکته این مدار ضرب کننده این است که در هر مرحله به اندازهای که نیاز دارد عمل شیف را انجام می دهد و به نوعی یک ضرب کننده بهینه است.

## ۱.۲ الگوريتم بوث

با توجه به فلوچارت زیر برای الگوریتم بوث داریم: این الگوریتم برای این اساس کار میکند که دارای یک بیت



شكل ١: نحوه كاركرد الگوريتم بوث

LSB یا همان Least Significant Bit و با توجه به این بیت و کم ارزشتر بیت ضرب کننده در حالتهای 01 و 10 عملیاتهای جمع و تفریق را انجام میدهد و مبنای پیادهسازی ما نیز همین الگوریتم خواهد بود.

# ٣ ساختار مدلها

در این قسمت ساختار تمامی مدلهای زده شده را شرح میدهیم.

#### ۱.۳ مدل ضرب کننده

در این قسمت ورودی ها به صورت ضربکننده و ضرب شونده بوده که در قالب یک عدد علامت دار ۴ بیتی وارد می شوند، همچنین سینگنال های شروع و کلاک نیز دریافت می کنیم و نتیجه و معتبر بودن نتیجه را به عنوان خروجی بیرون می دهد. همچنین شامل دو مدل کنترل واحد و مسیر داده بوده و سیم های load ، shiftRight و arth برای ارتباط به این دو مدل هستند. در آخر بیت های booth-bits نشان دهنده تعداد شیف های لازم خواهند بود.

```
module BoothMultiplier(
   input wire [3:0] multiplicand, multiplier,
   input clk, str,
   output wire [7:0] result,
   output valid
   wire shiftRight, load, arth;
   wire [2:0] booth_bits;
   BoothMultiplierDatapath datapath(
       .multiplicand(multiplicand), .multiplier(multiplier),
       .shiftRight(shiftRight), .load(load), .arth(arth),
       .booth_bits(booth_bits), .clk(clk),
        .result(result [7:4]), .new_multiplier(result [3:0])
   BoothMultiplierControlUnit control(
        .multiplier(result[3:0]), .clk(clk), .str(str),
        .valid(valid), .load(load), .arth(arth), .shiftRight(shiftRight),
        .booth_bits(booth_bits)
endmodule
```

شكل ٢: مدل ضرب كننده

#### ۲.۳ مدل مسير داده

در این قسمت شاهد مدل مسیر داده هستیم که در آن محاسبات براساس دو بیت LSB و [٠] میشود. انجام میشود. همچنین در هنگام شیف خروجی را به اندازه booth-bits شیفت می دهد. در نهایت نیز اگر سیگنال load یک باشد مقدارهای اولیه را مقداردهی می کند.

```
module BoothMultiplierDatapath(

input [3:0] multiplicand, multiplier,

input shiftRight, load, arth,

input [2:0] booth_bits,

input clk,

output reg [3:0] result, new_multiplier

);

reg [3:0] result, new_multiplier

);

reg [3:0] temp_multiplicand;

always @(posedge clk) begin

if (load) begin

temp_multiplicand <= multiplicand;

result <= 0;

new_multiplier <= multiplier;

LSB <= 0;

end clse if (arth) begin

if (new_multiplier[0] == 1 && LSB == 0)

result <= result <= temp_multiplicand;

clse if (new_multiplier[0] == 0 && LSB == 1)

result <= result <= result + temp_multiplicand;

end clse if (shiftRight) begin

{result, new_multiplier, LSB} <= $signed({result, new_multiplier, LSB}) >>> booth_bits;

end

end

end

end

end

end
```

شكل ٣: ساختار مدل مسير داده

### ٣.٣ مدل واحد كنترل

در این مدل تمامی استیتهای و حالتهای ضرب کننده کنترل می شود. در اینچا تعدادی حالات کنونی داریم که براساس آنها حالات بعدی شکل می گیرد. همچنین یک counter داریم که در ابتدا با مقدار ۴ مقداردهی می شود و تعداد عملیاتهای را برای مدل نگه می دارد. همچنین در diffrences تمامی تغییرات بیتها مشخص شده که براساس آن right Most یا همان راست ترین بیتی که تغییر کرده است معین می شود و با دانستن این مقدار می توانیم بگوییم که چه مقدار می بایست شیف دهیم.

شكل ٤: قسمت اول ساختار مدل كنترل واحد

شكل ۵: قسمت دوم ساختار مدل كنترل واحد

# ۴ شبیهسازی کارایی مدل

در این قسمت به مدل testBench و نتایج آن میپردازیم.

#### ۱.۴ مدل تست

در این قسمت تست بنچی طراحی شده که هربار دو عدد رندوم را به عنوان ورودی گرفته و خروجی را بعد از مدتی میدهد. نکتهای که در اینجا حائز اهمیت است آن است که زمان خروجی معتبر است که سیگنال valid یک باشد.

شكل ۶: مدل تست براى ضرب كننده

# ۲.۴ نتایج شبیهسازی

در نهایت برای نتایج شبیهسازی با توجه به ورودیهای رندوم چنین ویو فرمی را خواهیم داشت.



شکل ۷: نتایج مدل تست